Intel lanza Agilex FPGA para redes inteligentes

Noticias

HogarHogar / Noticias / Intel lanza Agilex FPGA para redes inteligentes

Nov 02, 2023

Intel lanza Agilex FPGA para redes inteligentes

Por Andy Patricio,

Por Andy Patrizio, Network World |

Andy Patrizio es un escritor de tecnología independiente con sede en el condado de Orange, California. Ha escrito para una variedad de publicaciones, desde Tom's Guide hasta Wired y Dr. Dobbs Journal.

Intel ha lanzado un arreglo de puerta programable en campo, Agilex 7 con R-Tile, que cuenta con capacidades PCIe 5.0 y CXL para procesar cargas de trabajo de red.

La FPGA de Agilex se usa principalmente en smartNIC que descargan el procesamiento del tráfico de red de la CPU, liberando así la capacidad de la CPU para otras tareas. Intel ve a Agilex desempeñando un papel en los centros de datos, las telecomunicaciones y los servicios financieros, entre otras industrias de alto tráfico.

Agilex es una evolución de las antiguas líneas Stratix y Arria FPGA, y está diseñado para reflejar los cambios en el rendimiento y las características. Agilex 7 es la segunda familia de FPGA más poderosa dentro de la cartera de Agilex.

Con este lanzamiento, Agilex ha experimentado un gran cambio. La versión anterior era un producto PCI Express 4.0, basado en un diseño Stratix 10 DX a 14 nm. Esta nueva versión es compatible con PCI Express 5.0 y utiliza un diseño de chiplet que descompone el silicio en varios chips más pequeños en el proceso de 7 nm.

Con el enfoque de chiplet de Intel, Agilex 7 con R-Tile combinado con F-Tile, que se anunció a principios de este año, ofrece 116 Gbps de ancho de banda de transceptor, el rendimiento más rápido hasta ahora entre los FPGA de Intel.

También admite IP duro, lo que significa que funciones como controladores de memoria y procesadores de señales digitales están codificadas en el silicio, en lugar de IP suave, que está programada. La IP no se puede modificar, pero también funciona mucho más rápido y reduce el tiempo de diseño para desarrollar e implementar productos.

El R-Tile es parte del nuevo diseño de chiplet donde los chiplets están conectados por una interconexión de alta velocidad. R-Tile es un chip complementario de la FPGA que admite específicamente conexiones PCI Express de alta velocidad y se integra con las CPU para acelerar las cargas de trabajo informáticas de alto rendimiento.

Agilex 7 es compatible con CXL 1.1 y admitirá CPU compatibles con CXL 2.0 de próxima generación cuando se envíen. CXL es una interconexión de alta velocidad que permite la comunicación directa de memoria a memoria para compartir datos sin tener que pasar por CPU y buses. Intel dice que las compilaciones Agilex 7 ahora son compatibles con CXL 1.1 y admitirán características seleccionadas de CLX 2.0 pendientes de validación, interoperabilidad y calificación con futuras CPU.

Agilex 7 ya se está enviando a clientes OEM.

A continuación, lea esto:

Andy Patrizio es un periodista independiente con sede en el sur de California que ha cubierto la industria informática durante 20 años y ha construido todas las PC x86 que ha tenido, sin incluir las portátiles.

Derechos de autor © 2023 IDG Communications, Inc.

A continuación, lea esto: